Paso 1: VM 1.0: fondo de Verilog
Pero sin ningún contexto o más definición, que es todo Verilog se significa para usted. Lenguajes de descripción de hardware (en el contexto de la ingeniería eléctrica) se usan para describir formalmente el comportamiento de un circuito. Esto no debería ser una sorpresa dada el no muy creativo título de "lenguaje de descripción de hardware" (que es a menudo más refieren simplemente como HDL). Existen varios esferoides, pero tal vez las dos lenguas más comunes encontradas son Verilog y VHDL (usted puede ser tentado para acortar "Verilog HDL" a VHDL, pero estos son dos idiomas muy diferentes, así lo llaman Verilog).
Podemos usar HDLs como Verilog para muchas cosas; es más importante, sin embargo, es claramente describir un circuito particular. Esto incluye describir su comportamiento, entradas y salidas. Cuando se utiliza junto con un tablero del arsenal de puerta programable del campo (o FPGA), podemos crear un número infinito de circuitos sólo cambiando su descripción en Verilog; una herramienta potente de prototipos. También podemos usar Verilog sin un dispositivo físico para simular circuitos y ejecutar "testbenches" en nuestro HDL para ver cómo se comportaría el circuito debemos nosotros realmente construir (es decir, que el circuito se comporta como queríamos?).
En la foto: Una porción de Verilog que describe una máquina de estado. Este primer corto no viene dondequiera cerca de ese código complejo!