Hago este instructable porque parece que no es sencillo empezar tutorial para enseñar a la gente a utilizar la última herramienta de Xilinx Vivado CAD. Por lo tanto, quiero usar el simple que múltiples entradas de puerta de diseño a pie a través de Xilinx Vivado CAD. Voy a utilizar el lenguaje de diseño de Hardware Verilog para crear el diseño de la lógica. El diseño se aplicarán luego en la Junta de desarrollo de Digilent SDMONexys 4 FPGA (Field Programmable Gate Array).
Digital / diseño de la lógica es un saber fundamental pero importante. Es el diseño de circuitos y sistemas que forman la base de toda la electrónica. FPGAs son dispositivos semiconductores programables que se basan en una matriz de bloques lógicos configurables (CLBs) conectada a través de interconexiones programables. Si quieres saber más sobre FPGA, puede ir al sitio web de Xilinx o National Instruments .
Verilog es basedon el lenguaje de programación C y el más comúnmente usado en el diseño y verificación de circuitos digitales en el nivel de registro de transferencia de la abstracción. Usted puede encontrar los detalles en la Introducción de Digilent a Verilog proyecto