Paso 16: Verificar el circuito en el simulador - paso 7
Terminar el módulo con un "endmodule".
El módulo terminado deberá tener este aspecto:
' calendario 1ns / 1ps
módulo majority_of_five_test_fixture;
Entradas
REG [4-0] sw;
Salidas
alambre conducido;
Crear una instancia de la unidad bajo prueba (UUT)
(uut) majorityof5
.SW(SW),
.LED(LED)
);
Declarar variable de índice del bucle
entero k;
Aplicar estímulos de entrada
inicial
comenzar
SW = 0;
para (k = 0; k < 32; k = k + 1)
#20 sw = k;
#20 $finish;
final
endmodule